三星為了加強和英特爾、臺積電的競爭近日介紹了下一代(2.3D)半導體封裝技術(shù),可用于封裝AI芯片等高性能半導體。據(jù)介紹,這種封裝技術(shù)在不犧牲性能的情況下,可使成本降低22%。
與傳統(tǒng)封裝技術(shù)相比,三星公司在2.1D封裝中使用了硅橋(Silicon Bridge)替代了硅中介板(Silicon Interposer),從而減少了整個半導體區(qū)域的覆蓋范圍。
這一新設(shè)計無需在整個半導體區(qū)域進行覆蓋,僅通過插入必要區(qū)域內(nèi)的硅橋?qū)崿F(xiàn)連接。據(jù)估計,在采用這種新型封裝技術(shù)的情況下,相對于使用硅中介板進行封裝而言,可以節(jié)省成本約22%,而性能卻不會受到影響。
值得一提的是,這種封裝技術(shù)主要在重布線層(RDL)中插入硅橋(embedded.E),以封裝包含 12 個 HBM 的半導體芯片為例,相比較硅中介板,可以在不降低性能的情況下,成本可降低 22%。
本文版權(quán)歸原作者所有,轉(zhuǎn)載文章僅為傳播更多信息之目的,如作者信息標記有誤,請第一時間聯(lián)系我們修改或刪除,感謝您的關(guān)注!